he original intention of the bit data type is to represent the two bin dịch - he original intention of the bit data type is to represent the two bin Việt làm thế nào để nói

he original intention of the bit da

he original intention of the bit data type is to represent the two binary values used in
Boolean algebra and digital logic. However, in a real design, a signal may assume other
values, such as the high impedance of a tri-state buffer’soutput or a “fighting” value because
of a conflict (e.g., two outputs are wired together, forming a short circuit). To solve the
problem, a set of more versatile data types, std-logic and std-logic-vector, are introduced in the IEEE std-logic-1164 package. To achieve better compatibility,we should
avoid using the bit and bit-vector data types. The std-logic and std-logic-vector
data types are discussed in Section 3.5.2.
0/5000
Từ: -
Sang: -
Kết quả (Việt) 1: [Sao chép]
Sao chép!
ông ý định ban đầu của các bit dữ liệu loại là đại diện cho hai giá trị nhị phân được sử dụng trongBoole và logic kỹ thuật số. Tuy nhiên, trong một thiết kế thực sự, một tín hiệu có thể giả định khácCác giá trị, chẳng hạn như trở kháng cao buffer'soutput trị-nhà nước hoặc một giá trị "chiến đấu" bởi vìtrong một cuộc xung đột (ví dụ, hai đầu ra được trang bị với nhau, tạo thành một chập). Để giải quyết cácvấn đề, một bộ các loại dữ liệu linh hoạt hơn, std-logic và std-logic-véc tơ, được giới thiệu trong gói std-logic-1164 IEEE. Để đạt được khả năng tương thích tốt hơn, chúng ta nêntránh sử dụng các bit và các loại dữ liệu vectơ bit. Std-logic và std logic véc tơloại dữ liệu được thảo luận trong phần 3.5.2.
đang được dịch, vui lòng đợi..
Kết quả (Việt) 2:[Sao chép]
Sao chép!
ông ý định ban đầu của các loại bit dữ liệu là đại diện cho hai giá trị nhị phân được sử dụng trong
đại số Boolean và kỹ thuật số logic. Tuy nhiên, trong một thiết kế thực sự, một tín hiệu có thể giả định khác
giá trị, chẳng hạn như trở kháng cao của một buffer'soutput tri-nhà nước hoặc một giá trị "chiến đấu" vì
một cuộc xung đột (ví dụ, hai kết quả đầu ra được nối với nhau, tạo thành một mạch ngắn ). Để giải quyết
vấn đề, một tập các kiểu dữ liệu linh hoạt hơn, std-logic và std-logic-vector, được giới thiệu trong IEEE std-logic-1164 gói. Để đạt được khả năng tương thích tốt hơn, chúng ta nên
tránh sử dụng các bit và bit-vector kiểu dữ liệu. Std-logic và std-logic-vector
kiểu dữ liệu được thảo luận trong mục 3.5.2.
đang được dịch, vui lòng đợi..
 
Các ngôn ngữ khác
Hỗ trợ công cụ dịch thuật: Albania, Amharic, Anh, Armenia, Azerbaijan, Ba Lan, Ba Tư, Bantu, Basque, Belarus, Bengal, Bosnia, Bulgaria, Bồ Đào Nha, Catalan, Cebuano, Chichewa, Corsi, Creole (Haiti), Croatia, Do Thái, Estonia, Filipino, Frisia, Gael Scotland, Galicia, George, Gujarat, Hausa, Hawaii, Hindi, Hmong, Hungary, Hy Lạp, Hà Lan, Hà Lan (Nam Phi), Hàn, Iceland, Igbo, Ireland, Java, Kannada, Kazakh, Khmer, Kinyarwanda, Klingon, Kurd, Kyrgyz, Latinh, Latvia, Litva, Luxembourg, Lào, Macedonia, Malagasy, Malayalam, Malta, Maori, Marathi, Myanmar, Mã Lai, Mông Cổ, Na Uy, Nepal, Nga, Nhật, Odia (Oriya), Pashto, Pháp, Phát hiện ngôn ngữ, Phần Lan, Punjab, Quốc tế ngữ, Rumani, Samoa, Serbia, Sesotho, Shona, Sindhi, Sinhala, Slovak, Slovenia, Somali, Sunda, Swahili, Séc, Tajik, Tamil, Tatar, Telugu, Thái, Thổ Nhĩ Kỳ, Thụy Điển, Tiếng Indonesia, Tiếng Ý, Trung, Trung (Phồn thể), Turkmen, Tây Ban Nha, Ukraina, Urdu, Uyghur, Uzbek, Việt, Xứ Wales, Yiddish, Yoruba, Zulu, Đan Mạch, Đức, Ả Rập, dịch ngôn ngữ.

Copyright ©2024 I Love Translation. All reserved.

E-mail: