Giống như CPL, LEAP
6
[Yano96]
xây dựng mạng lưới lý chỉ sử dụng nhanh nMOS bóng bán dẫn, như thể hiện trong hình 9.47. Đó là một
gia đình lý single-end trong đó các mạng bổ sung là không cần thiết, do đó tiết kiệm
diện tích và năng lượng. Kết quả này được đệm với một biến tần, có thể là LO-nghiêng ủng hộ
các phản ứng bất đối xứng của một transistor nMOS. Các mạng nMOS chỉ kéo lên để
VDD- Vt
nên một pMOS phản hồi transistor là cần thiết để kéo các nút nội bộ hoàn toàn cao,
tránh tiêu thụ điện năng trong các biến tần đầu ra. Chiều rộng pMOS là một thương mại-off
giữa việc chiến đấu và hỗ trợ chuyển xuống phần cuối cùng của một quá trình chuyển đổi tăng; nó nói chung nên được khá yếu và mạch sẽ thất bại nếu nó là quá mạnh. LEAP có thể là tốt
cách để xây dựng 1-of-N multiplexers nóng rộng với nhiều ưu điểm của pseudo-nMOS
nhưng không có điện năng tiêu thụ tĩnh. Ban đầu nó đã được đề xuất để sử dụng trong một pha chuyền
bóng bán dẫn hệ thống tổng hợp logic vì các tế bào rất nhỏ gọn.
Không giống như hầu hết các gia đình mà mạch có thể hoạt động xuống VDDvmax (VTN
, | VTP
|), LEAP là
hạn chế để hoạt động ở VDDv2Vtbecause biến tần phải lật ngay cả khi nhận được một
đầu vào thoái hóa bằng một điện áp ngưỡng.
đang được dịch, vui lòng đợi..
