Ratioed circuits reduce the input capacitance by replacing the pMOS tr dịch - Ratioed circuits reduce the input capacitance by replacing the pMOS tr Việt làm thế nào để nói

Ratioed circuits reduce the input c

Ratioed circuits reduce the input capacitance by replacing the pMOS transistors connected to the inputs with a single resistive pull up. The drawbacks of
ratioed circuits include slow rising transitions, contention on the falling transitions, static power dissipation, and a nonzero VOL. Dynamic circuits circumvent these drawbacks by using a clocked pullup transistor rather than a pMOS that is
always ON. Figure 9.21 compares (a) static CMOS, (b) pseudo-nMOS, and (c) dynamic
inverters. Dynamic circuit operation is divided into two modes, as shown in Figure 9.22.
During precharge, the clock Kis 0, so the clocked pMOS is ON and initializes the output
Yhigh. During evaluation, the clock is 1 and the clocked pMOS turns OFF. The output
may remain high or may be discharged low through the pulldown network
0/5000
Từ: -
Sang: -
Kết quả (Việt) 1: [Sao chép]
Sao chép!
Ratioed mạch giảm điện dung đầu vào bằng cách thay thế các bóng bán dẫn pMOS kết nối với đầu vào với một đơn điện trở kéo lên. Những hạn chế củaratioed mạch bao gồm quá trình chuyển đổi tăng chậm, ganh đua trên một nonzero VOL. năng động mạch, tĩnh điện tản và rơi xuống chuyển cảnh phá vỡ các hạn chế bằng cách sử dụng một bóng bán dẫn pullup tốc độ chứ không phải là một pMOS làluôn luôn ON. Con số 9.21 so sánh (a) tĩnh CMOS, (b) pseudo-nMOS và (c) năng độngbiến tần. Chiến dịch năng động mạch được chia thành hai chế độ, như minh hoạ trong hình 9.22.Trong precharge, đồng hồ Kis 0, vì vậy tốc độ pMOS là ON và khởi đầu raYhigh. Trong đánh giá, đồng hồ là 1 và pMOS tốc độ quay OFF. Đầu racó thể vẫn còn cao hoặc có thể được thải ra thấp thông qua mạng lưới kéo xuống
đang được dịch, vui lòng đợi..
Kết quả (Việt) 2:[Sao chép]
Sao chép!
Mạch ratioed giảm điện dung đầu vào bằng cách thay thế các transistor pMOS kết nối với các đầu vào với một điện trở đơn kéo lên. Những nhược điểm của
mạch ratioed bao gồm chậm tăng quá trình chuyển đổi, ganh đua trên các hiệu ứng chuyển tiếp giảm, tiêu hao năng lượng tĩnh, và một VOL khác không. Mạch động phá vỡ những hạn chế bằng cách sử dụng một bóng bán dẫn pullup có tốc độ hơn là một pMOS đó là
luôn luôn ON. Hình 9.21 so sánh (a) CMOS tĩnh, (b) giả nMOS, và (c) năng động
biến tần. Mạch hoạt động năng động, được chia thành hai chế độ, như thể hiện trong hình 9.22.
Trong precharge, đồng hồ Kis 0, do đó tốc độ xử pMOS là ON và khởi tạo đầu ra
Yhigh. Trong đánh giá, đồng hồ là 1 và pMOS có tốc độ quay OFF. Sản lượng
có thể vẫn còn cao hoặc có thể được thải thấp qua mạng pulldown
đang được dịch, vui lòng đợi..
 
Các ngôn ngữ khác
Hỗ trợ công cụ dịch thuật: Albania, Amharic, Anh, Armenia, Azerbaijan, Ba Lan, Ba Tư, Bantu, Basque, Belarus, Bengal, Bosnia, Bulgaria, Bồ Đào Nha, Catalan, Cebuano, Chichewa, Corsi, Creole (Haiti), Croatia, Do Thái, Estonia, Filipino, Frisia, Gael Scotland, Galicia, George, Gujarat, Hausa, Hawaii, Hindi, Hmong, Hungary, Hy Lạp, Hà Lan, Hà Lan (Nam Phi), Hàn, Iceland, Igbo, Ireland, Java, Kannada, Kazakh, Khmer, Kinyarwanda, Klingon, Kurd, Kyrgyz, Latinh, Latvia, Litva, Luxembourg, Lào, Macedonia, Malagasy, Malayalam, Malta, Maori, Marathi, Myanmar, Mã Lai, Mông Cổ, Na Uy, Nepal, Nga, Nhật, Odia (Oriya), Pashto, Pháp, Phát hiện ngôn ngữ, Phần Lan, Punjab, Quốc tế ngữ, Rumani, Samoa, Serbia, Sesotho, Shona, Sindhi, Sinhala, Slovak, Slovenia, Somali, Sunda, Swahili, Séc, Tajik, Tamil, Tatar, Telugu, Thái, Thổ Nhĩ Kỳ, Thụy Điển, Tiếng Indonesia, Tiếng Ý, Trung, Trung (Phồn thể), Turkmen, Tây Ban Nha, Ukraina, Urdu, Uyghur, Uzbek, Việt, Xứ Wales, Yiddish, Yoruba, Zulu, Đan Mạch, Đức, Ả Rập, dịch ngôn ngữ.

Copyright ©2024 I Love Translation. All reserved.

E-mail: