The SDRAM employs a burst mode to eliminate the address setup time and dịch - The SDRAM employs a burst mode to eliminate the address setup time and Việt làm thế nào để nói

The SDRAM employs a burst mode to e

The SDRAM employs a burst mode to eliminate the address setup time and row and
column line precharge time after the first access. In burst mode, a series of data bits
can be clocked out rapidly after the first bit has been accessed. This mode is useful
when all the bits to be accessed are in sequence and in the same row of the array as
the initial access. In addition, the SDRAM has a multiple-bank internal architecture
that improves opportunities for on-chip parallelism.
The mode register and associated control logic is another key feature differentiating
SDRAMs from conventional DRAMs. It provides a mechanism to customize
the SDRAM to suit specific system needs. The mode register specifies the burst
length, which is the number of separate units of data synchronously fed onto the
bus. The register also allows the programmer to adjust the latency between receipt
of a read request and the beginning of data transfer.
The SDRAM performs best when it is transferring large blocks of data serially,
such as for applications like word processing, spreadsheets, and multimedia.
Figure 5.13 shows an example of SDRAM operation. In this case, the burst
length is 4 and the latency is 2. The burst read command is initiated by having
and low while holding and high at the rising edge of the clock. The
address inputs determine the starting column address for the burst, and the mode
register sets the type of burst (sequential or interleave) and the burst length (1, 2, 4,
8, full page). The delay from the start of the command to when the data from the
first cell appears on the outputs is equal to the value of the latency that is set in
the mode register.
CAS
CAS RAS WE
CS
0/5000
Từ: -
Sang: -
Kết quả (Việt) 1: [Sao chép]
Sao chép!
SDRAM là sử dụng một chế độ burst để loại bỏ thời gian thiết lập địa chỉ và liên tiếp vàcột dây precharge thời gian sau khi truy cập đầu tiên. Trong chế độ burst, một loạt các bit dữ liệucó thể tốc độ nhanh chóng sau khi các bit đầu tiên đã được truy cập. Chế độ này rất hữu íchkhi tất cả các bit để được truy cập theo thứ tự và ở cùng hàng loạt nhưtruy cập ban đầu. Ngoài ra, SDRAM có một kiến trúc nội đa-ngân hàngmà cải thiện cơ hội cho xử lý song song trên chip.Chế độ đăng ký và liên kết điều khiển logic là một tính năng quan trọng khác biệtSDRAMs từ DRAMs thông thường. Nó cung cấp một cơ chế để tuỳ chỉnhSDRAM cho phù hợp với hệ thống cụ thể cần. Đăng ký chế độ xác định sự bùng nổchiều dài, đó là số lượng các đơn vị riêng biệt của dữ liệu đồng bộ cho ăn vào cácxe buýt. Đăng ký cũng cho phép lập trình để điều chỉnh độ trễ giữa các biên laimột yêu cầu tìm hiểu và bắt đầu chuyển dữ liệu.SDRAM là hoạt động tốt nhất khi nó đang chuyển lớn các khối dữ liệu serially,như vậy đối với các ứng dụng như xử lý từ, bảng tính và đa phương tiện.5.13 con số cho thấy một ví dụ về hoạt động SDRAM. Trong trường hợp này, sự bùng nổchiều dài là 4 và độ trễ là 2. Sự bùng nổ đọc lệnh được khởi xướng bởi cóvà thấp trong khi giữ và cao ở rìa tăng của đồng hồ. Cácxác định địa chỉ đầu vào địa chỉ cột khởi đầu cho sự bùng nổ, và các chế độđăng ký bộ các loại burst (thứ tự hoặc interleave) và chiều dài burst (1, 2, 4,8, toàn bộ trang). Sự chậm trễ từ khi bắt đầu của lệnh đến khi các dữ liệu từ cácCác tế bào đầu tiên xuất hiện trên kết quả đầu ra tương đương với giá trị của độ trễ được thiết lập trongđăng ký chế độ.CASCAS RAS CHÚNG TÔICS
đang được dịch, vui lòng đợi..
Kết quả (Việt) 2:[Sao chép]
Sao chép!
SDRAM sử dụng chế độ chụp để loại bỏ thời gian thiết lập địa chỉ và chèo và
thời gian dòng cột precharge sau khi truy cập đầu tiên. Trong chế độ chụp, một loạt các bit dữ liệu
có thể được tốc độ ra nhanh chóng sau khi bit đầu tiên đã được đọc. Chế độ này rất hữu dụng
khi tất cả các bit để được truy cập trong trình tự và trong cùng một hàng của mảng như
các truy cập ban đầu. Ngoài ra, SDRAM có nhiều ngân hàng kiến trúc nội bộ
để cải thiện cơ hội cho xử lý song song trên chip.
Sổ đăng ký chế độ và liên kết logic điều khiển là một tính năng quan trọng khác biệt
SDRAMs từ DRAM thông thường. Nó cung cấp một cơ chế để tùy chỉnh
các SDRAM cho phù hợp với nhu cầu của hệ thống cụ thể. Các chế độ đăng ký quy định cụ thể bùng nổ
chiều dài,
đó là số lượng các đơn vị riêng biệt của dữ liệu đồng bộ cho ăn lên xe buýt. Việc đăng ký cũng cho phép các lập trình để điều chỉnh độ trễ giữa nhận
một yêu cầu đọc và bắt đầu truyền dữ liệu.
SDRAM thực hiện tốt nhất khi nó được chuyển khối lượng lớn các dữ liệu nối tiếp,
chẳng hạn như cho các ứng dụng như xử lý văn bản, bảng tính và đa phương tiện.
Hình 5.13 cho thấy một ví dụ về hoạt động SDRAM. Trong trường hợp này, sự bùng nổ
chiều dài là 4 và độ trễ là 2. nổ đọc lệnh được bắt đầu bằng việc
và thấp trong khi giữ và cao ở cạnh lên của đồng hồ. Các
đầu vào địa chỉ xác định địa chỉ cột bắt đầu cho sự bùng nổ, và các chế độ
đăng ký đặt loại nổ (tuần tự hoặc xen kẽ) và chiều dài nổ (1, 2, 4,
8, trang đầy đủ). Việc chậm trễ từ khi bắt đầu các lệnh để khi các dữ liệu từ các
tế bào đầu tiên xuất hiện trên kết quả đầu ra là bằng với giá trị của độ trễ được thiết lập trong
sổ đăng ký chế độ.
CAS
CAS RAS CHÚNG TÔI
CS
đang được dịch, vui lòng đợi..
Kết quả (Việt) 3:[Sao chép]
Sao chép!
SDRAM sử dụng loại bỏ thời gian và xây dựng chế độ với địa chỉ.Cột dây sạc được lần đầu tiên sau thời gian truy cập.Ở với chế độ này, một loạt số liệu người.Có thể ở vị trí đầu tiên sau khi bị truy cập nhanh phát ra đồng hồ mặt đất.Chế độ này là hữu ích.Khi tất cả sẽ truy cập vào chuỗi bit cùng một hành vi và mảngBan đầu truy cập.Bên cạnh đó, SDRAM có nhiều cấu trúc bên trong của một ngân hàng.Con chip đó tăng cơ hội song song.Đăng ký và liên quan đến chế độ điều khiển logic là một đặc điểm quan trọng khác.Từ truyền thống DRAM SDRAM.Nó cung cấp một cơ chế riêng.SDRAM để thỏa mãn nhu cầu cụ thể của hệ thống.Với chế độ đăng ký chỉ định.Với chiều dài, đây là một đơn vị được đồng bộ dữ liệu biếuBus.Đăng ký cho phép điều chỉnh giữa lập trình viên nhận được trì hoãn thời gian.Đọc được yêu cầu và truyền tải dữ liệu ban đầu.SDRAM khi thể hiện tốt nhất, nó là khối liên tục truyền dữ liệu lớn,Như các ứng dụng, như xử lý văn bản, bảng tính và đa phương tiện.Biểu đồ cho thấy hoạt động của SDRAM 5.13. Thí dụ.Trong trường hợp này, bùng nổ.Length is 4, trì hoãn cho 2.Tình cờ đọc lệnh gồm cóVà thấp, và Holdings và cao trên đồng hồ tăng theo.Cái nàyĐịa chỉ nhập chắc chắn sẽ bắt đầu khởi của các địa chỉ, và chế độĐăng ký xe máy nổ loại (theo thứ tự hoặc cắt nhau) và với chiều dài (1, 2, 4,8, toàn bộ trang).Từ khi bắt đầu từ lệnh trì hoãn,Xuất hiện lần đầu tiên trên tế bào bằng đặt trongChế độ đăng ký.Viện hàn lâm khoa học Trung QuốcCas Ras chúng taCounter - Strike
đang được dịch, vui lòng đợi..
 
Các ngôn ngữ khác
Hỗ trợ công cụ dịch thuật: Albania, Amharic, Anh, Armenia, Azerbaijan, Ba Lan, Ba Tư, Bantu, Basque, Belarus, Bengal, Bosnia, Bulgaria, Bồ Đào Nha, Catalan, Cebuano, Chichewa, Corsi, Creole (Haiti), Croatia, Do Thái, Estonia, Filipino, Frisia, Gael Scotland, Galicia, George, Gujarat, Hausa, Hawaii, Hindi, Hmong, Hungary, Hy Lạp, Hà Lan, Hà Lan (Nam Phi), Hàn, Iceland, Igbo, Ireland, Java, Kannada, Kazakh, Khmer, Kinyarwanda, Klingon, Kurd, Kyrgyz, Latinh, Latvia, Litva, Luxembourg, Lào, Macedonia, Malagasy, Malayalam, Malta, Maori, Marathi, Myanmar, Mã Lai, Mông Cổ, Na Uy, Nepal, Nga, Nhật, Odia (Oriya), Pashto, Pháp, Phát hiện ngôn ngữ, Phần Lan, Punjab, Quốc tế ngữ, Rumani, Samoa, Serbia, Sesotho, Shona, Sindhi, Sinhala, Slovak, Slovenia, Somali, Sunda, Swahili, Séc, Tajik, Tamil, Tatar, Telugu, Thái, Thổ Nhĩ Kỳ, Thụy Điển, Tiếng Indonesia, Tiếng Ý, Trung, Trung (Phồn thể), Turkmen, Tây Ban Nha, Ukraina, Urdu, Uyghur, Uzbek, Việt, Xứ Wales, Yiddish, Yoruba, Zulu, Đan Mạch, Đức, Ả Rập, dịch ngôn ngữ.

Copyright ©2024 I Love Translation. All reserved.

E-mail: