CPL [Yano90] có thể được hiểu
như là một sự cải tiến về CVSL. CVSL là chậm vì một bên của cửa kéo xuống, và
sau đó các transistor pMOS cross-coupled kéo phía bên kia lên. Kích thước của thiết bị crosscoupled là một sự thỏa hiệp giữa vốn có một bóng bán dẫn lớn mà chiến đấu kéo xuống quá mức và một bóng bán dẫn nhỏ đó là chậm kéo lên. CPL giải quyết vấn đề này
bằng cách làm cho một nửa của cửa kéo lên trong khi nửa còn kéo xuống.
Hình 9.53 (a) cho thấy đa CPL từ Hình 9.47 xoay ngang. Nếu một
con đường bao gồm một chuỗi các cửa CPL, các bộ biến tần có thể được xem như nhau cũng như là
trên đầu ra của một giai đoạn hoặc các đầu vào của các tiếp theo. Hình 9.53 (b) vẽ lại MUX để
đang được dịch, vui lòng đợi..
