Ngoài ra, mỗi con chip có xe buýt nối tiếp tốc độ thấp được sử dụng để xác định khả năng của mình và đặt cấu hình giao diện của nó. Điều này bao gồm 3 yếu tố đầu vào được chia sẻ: một dòng đặt lại (RST viết TẮT), một đầu vào serial command (CMD) và serial clock (SCK) và nối tiếp dữ liệu vào/ra đường (SDI và SBẠN) mà daisy-chuỗi với nhau và cuối cùng kết nối với một pin duy nhất trên bộ điều khiển bộ nhớ.Tất cả các dòng kết thúc duy nhất đang hoạt động thấp; một tín hiệu v.v. hay logic 1 được đại diện bởi một điện áp thấp.Xe buýt yêu cầu hoạt động ở tốc độ dữ liệu tăng gấp đôi so với đồng hồ đầu vào. Hai liên tiếp 12-bit chuyển (bắt đầu với cạnh CFM, rơi xuống) làm cho một gói 24-bit command.Bus dữ liệu hoạt động ở 8 x tốc độ đồng hồ; một chiếc đồng hồ 400 MHz tạo ra 3200 MT/s. Tất cả các dữ liệu đọc và viết hoạt động trong 16-chuyển bursts kéo dài chu kỳ đồng hồ 2.Yêu cầu định dạng gói tin là như sau:
đang được dịch, vui lòng đợi..