Pin chuẩn công nghệ thường bao gồm thư việnVài chục đến vài trăm một tế bào, bao gồm tổ hợp, trình tự và giao diệnTế bào.Sự kết hợp của các tế bào đơn giản gồm cửa, như AND, or, XOR chờ NANDStencils, NOR,Đôi khi hơi phức tạp một mạch, như toàn bộ cộng, 1 2 1 MUXStencilsNhư đồ 6.9 đã - si, một bản đồ kho kỹ thuật đơn giản. Giả sử như những sê - 7.Cái nàyTên của các tế bào, nó tương đối diện tích (chi phí), biểu tượng của nó và nó thường có hình dạng.Bây giờ form, đó là dùng 2 nhập cổng NAND và đơn vị, dùng đểTiện quá trình vẽ bản đồ.Một tế bào của thư viện công nghệ đã tiến hành điều chỉnh tối ưu hóa và một đặc điểm kỹ thuật.Họ điều khiển bắt đầu lại từ đầu. Trong giai đoạn thiết kế transistor, chứ không phải dựa trênCổng logic đơn giản.Ví dụ, nếu chúng ta sử dụng tế bào đơn giản là NAND2 thực hiệnVà không phải tế bào, nó có diện tích là 11, đây là khu vực tế bào NAND2 khoảng 4 lần.Tuy nhiên,Nếu nó là transistor thực hiện trực tiếp ở cấp, nó có diện tích là 5, đây là khu vực hai lầnNAND2 của tế bào.Điều này giải thích tại sao có nhiều tế bào gốc trong một điển hìnhThư viện chuẩn đơn vị.Ngoài ra, do được điều chỉnh, có thể ở transistorVới cùng một mức độ, khả năng tồn tại khu thương mại của logic khác offsmay nhiều tế bào bị trì hoãn.Tốt nhất nên bản đồ có thể thông qua bản đồ đất như những mẫu vật của Sê - 6.10 đến giúp.Ban đầu,Đồ 6.10 đồ (A) là một con người bình thường onegate dịch tế bào và diện tích 31.Tốt hơn cho một đồ thị, trong 6.10 (B), tiến hành tối ưu hóa, chiếm diện tích giảm đến 17.Mặc dù đây là một ví dụ đơn giản. Tốt, nó cho thấy tầm quan trọng của bản đồ, vàQuá trình lập bản đồ kỹ thuật phức tạp.
đang được dịch, vui lòng đợi..
