Toi yeu cấm
Mức 2 bộ nhớ cache chiếm rất nhiều chết của chip, như triệu bóng bán dẫn là cần thiết để thực hiện một bộ nhớ cache lớn. Các bộ nhớ cache tích hợp được thực hiện bằng cách sử dụng SRAM (staticRAM), như trái ngược với bộ nhớ RAM bình thường mà là năng động (DRAM). Trong khi DRAM có thể được thực hiện bằng cách sử dụng một bóng bán dẫn cho mỗi bit (cộng với một tụ điện), chi phí 6 bóng bán dẫn (hoặc hơn) để thực hiện một bit của SRAM. Vì vậy, 256 KB cache L2 sẽ yêu cầu hơn 12 triệu bóng bán dẫn. Vì vậy, nó chỉ có được từ công nghệ xử lý tốt (như 0.13 và 0.09 micron) đã được phát triển mà nó đã trở thành khả thi để tích hợp một bộ nhớ cache L2 lớn vào CPU thực tế. Trong hình. 66 trên trang 27, số lượng transistor bao gồm bộ nhớ cache tích hợp của CPU. xe buýt mạnh mẽ
đang được dịch, vui lòng đợi..
