Toi yeu banThe level 2 cache takes up a lot of the chip’s die, as mill dịch - Toi yeu banThe level 2 cache takes up a lot of the chip’s die, as mill Việt làm thế nào để nói

Toi yeu banThe level 2 cache takes

Toi yeu ban
The level 2 cache takes up a lot of the chip’s die, as millions of transistors are needed to make a large cache. The integrated cache is made using SRAM (staticRAM), as opposed to normal RAM which is dynamic(DRAM).

While DRAM can be made using one transistor per bit (plus a capacitor), it costs 6 transistors (or more) to make one bit of SRAM. Thus 256 KB of L2 cache would require more than 12 million transistors. Thus it has only been since fine process technology (such as 0.13 and 0.09 microns) was developed that it became feasible to integrate a large L2 cache into the actual CPU. In Fig. 66 on page 27, the number of transistors includes the CPU’s integrated cache.

Powerful bus
0/5000
Từ: -
Sang: -
Kết quả (Việt) 1: [Sao chép]
Sao chép!
Toi yeu banBộ nhớ cache cấp 2 có rất nhiều các chip chết, như hàng triệu bóng bán dẫn là cần thiết để làm cho một bộ nhớ cache lớn. Bộ nhớ cache tích hợp được thực hiện bằng cách sử dụng SRAM (staticRAM), như trái ngược với RAM bình thường mà là dynamic(DRAM). Trong khi DRAM có thể được thực hiện bằng cách sử dụng một bóng bán dẫn mỗi bit (cộng với một tụ điện), nó chi phí 6 bóng bán dẫn (hoặc hơn) để làm cho một chút SRAM. Do đó 256 KB L2 cache nào cần bóng bán dẫn hơn 12 triệu. Do đó, nó có chỉ kể từ khi tốt quá trình công nghệ (chẳng hạn như 0,13 và 0.09 micron) đã được phát triển mà nó trở thành khả thi để tích hợp một bộ nhớ cache L2 lớn vào CPU thực tế. Trong hình 66 trên trang 27, số lượng các bóng bán dẫn bao gồm bộ nhớ cache tích hợp của CPU. Mạnh mẽ xe buýt
đang được dịch, vui lòng đợi..
Kết quả (Việt) 2:[Sao chép]
Sao chép!
Toi yeu cấm
Mức 2 bộ nhớ cache chiếm rất nhiều chết của chip, như triệu bóng bán dẫn là cần thiết để thực hiện một bộ nhớ cache lớn. Các bộ nhớ cache tích hợp được thực hiện bằng cách sử dụng SRAM (staticRAM), như trái ngược với bộ nhớ RAM bình thường mà là năng động (DRAM). Trong khi DRAM có thể được thực hiện bằng cách sử dụng một bóng bán dẫn cho mỗi bit (cộng với một tụ điện), chi phí 6 bóng bán dẫn (hoặc hơn) để thực hiện một bit của SRAM. Vì vậy, 256 KB cache L2 sẽ yêu cầu hơn 12 triệu bóng bán dẫn. Vì vậy, nó chỉ có được từ công nghệ xử lý tốt (như 0.13 và 0.09 micron) đã được phát triển mà nó đã trở thành khả thi để tích hợp một bộ nhớ cache L2 lớn vào CPU thực tế. Trong hình. 66 trên trang 27, số lượng transistor bao gồm bộ nhớ cache tích hợp của CPU. xe buýt mạnh mẽ



đang được dịch, vui lòng đợi..
 
Các ngôn ngữ khác
Hỗ trợ công cụ dịch thuật: Albania, Amharic, Anh, Armenia, Azerbaijan, Ba Lan, Ba Tư, Bantu, Basque, Belarus, Bengal, Bosnia, Bulgaria, Bồ Đào Nha, Catalan, Cebuano, Chichewa, Corsi, Creole (Haiti), Croatia, Do Thái, Estonia, Filipino, Frisia, Gael Scotland, Galicia, George, Gujarat, Hausa, Hawaii, Hindi, Hmong, Hungary, Hy Lạp, Hà Lan, Hà Lan (Nam Phi), Hàn, Iceland, Igbo, Ireland, Java, Kannada, Kazakh, Khmer, Kinyarwanda, Klingon, Kurd, Kyrgyz, Latinh, Latvia, Litva, Luxembourg, Lào, Macedonia, Malagasy, Malayalam, Malta, Maori, Marathi, Myanmar, Mã Lai, Mông Cổ, Na Uy, Nepal, Nga, Nhật, Odia (Oriya), Pashto, Pháp, Phát hiện ngôn ngữ, Phần Lan, Punjab, Quốc tế ngữ, Rumani, Samoa, Serbia, Sesotho, Shona, Sindhi, Sinhala, Slovak, Slovenia, Somali, Sunda, Swahili, Séc, Tajik, Tamil, Tatar, Telugu, Thái, Thổ Nhĩ Kỳ, Thụy Điển, Tiếng Indonesia, Tiếng Ý, Trung, Trung (Phồn thể), Turkmen, Tây Ban Nha, Ukraina, Urdu, Uyghur, Uzbek, Việt, Xứ Wales, Yiddish, Yoruba, Zulu, Đan Mạch, Đức, Ả Rập, dịch ngôn ngữ.

Copyright ©2025 I Love Translation. All reserved.

E-mail: