Trừu tượng-hai nhỏ gọn và đơn giản để thiết kế khác biệt giữa giai đoạn shifter topo, dựa trêntrở kháng cao/thấp truyền dòng phần và phần mở cùng dòng, được trình bàylần đầu tiên. Lý thuyết cơ bản mạch cho đơn phần topo được xem xét, dẫn đến thiết kếphương trình và đồ thị cho tổng hợp trực tiếp mạch. Cân bằng topo và nhiều phần thiết kếlà cũng đề nghị cải thiện hiệu suất và tính khả thi của sang số bằng giai đoạn. Hai phẳngmicrostrip duy nhất phần khác biệt giữa giai đoạn shifter lai, ở một tần số Trung tâm của 12 GHz và 45°và 135° giai đoạn khác nhau đã được thiết kế và sản xuất. Các mẫu thiết kế có một 0,5 mô phỏngbiên độ dB và 1° giai đoạn sự mất cân bằng trong hơn 25% và 40% băng thông, tương ứng.Kết quả thử nghiệm xác minh các mạch hiệu suất và tính khả thi của giai đoạn vi phân được đề xuấtsang số bằng.
đang được dịch, vui lòng đợi..