Comparison of Eqs. (12.42b), (12.43c), and (12.44~) shows that all thr dịch - Comparison of Eqs. (12.42b), (12.43c), and (12.44~) shows that all thr Việt làm thế nào để nói

Comparison of Eqs. (12.42b), (12.43

Comparison of Eqs. (12.42b), (12.43c), and (12.44~) shows that all three of the signals contain identical information; vOl and v02 are simply 180” out of phase, and the magnitude of vo is twice that of vOl and v02. You would logically choose vo as the output signal, all else being equal, since it appears to be larger. It usually is, but a word of caution is in order because there is a rather subtle issue that comes into play here. To see what it is, let us assume that we are interested in applying the output to the same load RL. In the situation where we are looking at the double-ended output, this load will be connected between the two output terminals. When we draw the differential mode half-circuit, this load will become a resistor of magnitude RL/~ between the output node and ground (i.e., where RL appeared in the circuits drawn in Figs. 12.11 and 12.12), which were drawn for a single-ended output. This may mean that Avd is reduced, which is why we need to exercise caution. If we are dealing with an emitter- or source-follower stage, which is often the case when we are dealing with an output stage, Avd will not be reduced significantly by this change and we do indeed gain a factor of two. If we are dealing with any of the other stages, however, Avd will be reduced and we will not gain nearly this much
0/5000
Từ: -
Sang: -
Kết quả (Việt) 1: [Sao chép]
Sao chép!
So sánh các Eqs. (12.42b), (giành 12.43 c), và (12,44 ~) cho thấy rằng tất cả ba trong số các tín hiệu có chứa thông tin giống hệt nhau; vOl và v02 là chỉ đơn giản là 180" ra khỏi giai đoạn, và tầm quan trọng của võ là hai lần mà vOl và v02. Một cách hợp lý, bạn sẽ chọn võ như là tín hiệu đầu ra, tất cả khác là như nhau, kể từ khi nó xuất hiện để lớn hơn. Nó thường là nhưng một lời cảnh cáo là để bởi vì có một vấn đề khá tinh tế mà đi vào chơi ở đây. Để xem những gì nó là, chúng ta hãy giả định rằng chúng tôi đang quan tâm trong việc áp dụng đầu ra cùng một tải RL. Trong tình hình nơi chúng tôi đang tìm lúc đầu ra đôi kết thúc, tải này sẽ được kết nối giữa hai đầu ra thiết bị đầu cuối. Khi chúng ta rút ra các chế độ khác biệt giữa một nửa mạch, tải này sẽ trở thành một điện trở của cường độ RL / ~ giữa đầu ra nút và mặt đất (ví dụ, nơi RL xuất hiện trong các mạch rút ra trong Figs. 12.11 và 12.12), mà đã được rút ra cho một sản lượng một kết thúc. Điều này có nghĩa là rằng Avd làm giảm, đó là lý do tại sao chúng ta cần phải chú ý. Nếu chúng tôi đang đối phó với một emitter hoặc nguồn đi theo giai đoạn, mà thường là trường hợp khi chúng tôi đang đối phó với giai đoạn đầu ra, Avd không sẽ được giảm đáng kể bằng cách thay đổi này và chúng tôi thực sự đạt được một yếu tố của hai. Nếu chúng tôi đang đối phó với bất kỳ các giai đoạn khác, Tuy nhiên, Avd sẽ được giảm và chúng tôi sẽ không đạt được gần này nhiều
đang được dịch, vui lòng đợi..
Kết quả (Việt) 2:[Sao chép]
Sao chép!
So sánh các phương trình. (12.42b), (12.43c), và (12,44 ~) cho thấy cả ba của các tín hiệu chứa thông tin giống hệt nhau; Vol và v02 chỉ đơn giản là 180 "ra khỏi giai đoạn, và độ lớn của vo là hai lần mà vol và v02. Bạn sẽ chọn cách logic vo như các tín hiệu đầu ra, tất cả các thứ khác bằng nhau, kể từ khi nó xuất hiện để được lớn hơn. Nó thường được, nhưng một lời cảnh cáo là để vì đó là một vấn đề khá tế nhị mà đi vào chơi ở đây. Để thấy nó là gì, chúng ta hãy giả sử rằng chúng ta quan tâm trong việc áp dụng các đầu ra để tải RL cùng. Trong tình huống mà chúng ta đang nhìn vào sản lượng tăng gấp đôi kết thúc, tải này sẽ được kết nối giữa hai thiết bị đầu cuối đầu ra. Khi chúng ta rút ra các chế độ khác biệt nửa mạch, tải trọng này sẽ trở thành một điện trở của các cường độ RL / ~ giữa các nút đầu ra và mặt đất (tức là, nơi RL xuất hiện trong các mạch được vẽ trong hình. 12.11 và 12.12), đã được vạch ra cho một kết thúc đơn đầu ra. Điều này có nghĩa rằng AVD giảm, đó là lý do tại sao chúng ta cần phải thận trọng. Nếu chúng ta đang đối phó với một giai đoạn emitter- hoặc nguồn đi theo, mà thường là trường hợp khi chúng ta đang đối phó với một giai đoạn đầu ra, AVD sẽ không được giảm đáng kể bằng cách thay đổi này và chúng tôi thực sự có được một yếu tố của hai. Nếu chúng ta đang đối phó với bất kỳ của các giai đoạn khác, tuy nhiên, AVD sẽ giảm đi và chúng ta sẽ không đạt được gần đây nhiều
đang được dịch, vui lòng đợi..
 
Các ngôn ngữ khác
Hỗ trợ công cụ dịch thuật: Albania, Amharic, Anh, Armenia, Azerbaijan, Ba Lan, Ba Tư, Bantu, Basque, Belarus, Bengal, Bosnia, Bulgaria, Bồ Đào Nha, Catalan, Cebuano, Chichewa, Corsi, Creole (Haiti), Croatia, Do Thái, Estonia, Filipino, Frisia, Gael Scotland, Galicia, George, Gujarat, Hausa, Hawaii, Hindi, Hmong, Hungary, Hy Lạp, Hà Lan, Hà Lan (Nam Phi), Hàn, Iceland, Igbo, Ireland, Java, Kannada, Kazakh, Khmer, Kinyarwanda, Klingon, Kurd, Kyrgyz, Latinh, Latvia, Litva, Luxembourg, Lào, Macedonia, Malagasy, Malayalam, Malta, Maori, Marathi, Myanmar, Mã Lai, Mông Cổ, Na Uy, Nepal, Nga, Nhật, Odia (Oriya), Pashto, Pháp, Phát hiện ngôn ngữ, Phần Lan, Punjab, Quốc tế ngữ, Rumani, Samoa, Serbia, Sesotho, Shona, Sindhi, Sinhala, Slovak, Slovenia, Somali, Sunda, Swahili, Séc, Tajik, Tamil, Tatar, Telugu, Thái, Thổ Nhĩ Kỳ, Thụy Điển, Tiếng Indonesia, Tiếng Ý, Trung, Trung (Phồn thể), Turkmen, Tây Ban Nha, Ukraina, Urdu, Uyghur, Uzbek, Việt, Xứ Wales, Yiddish, Yoruba, Zulu, Đan Mạch, Đức, Ả Rập, dịch ngôn ngữ.

Copyright ©2025 I Love Translation. All reserved.

E-mail: