3-Wire Serial Interface
Các MAX1227 / MAX1229 / MAX1231 trang bị nối tiếp
giao diện tương thích với SPI / QSPI và Microwire
thiết bị. Đối với SPI / QSPI, đảm bảo CPU giao diện nối tiếp
chạy trong chế độ thạc sĩ nên nó tạo ra đồng hồ nối tiếp
tín hiệu. Chọn tần số SCLK của 10MHz hoặc ít hơn,
và thiết lập phân cực đồng hồ (CPOL) và giai đoạn (CPHA) trong
thanh ghi điều khiển μP để cùng giá trị. Các MAX1227 /
MAX1229 / MAX1231 hoạt động với SCLK chạy không tải cao hay
thấp, và do đó hoạt động với CPOL = CPHA = 0 hoặc CPOL
= CPHA = 1. Set CS thấp để chốt dữ liệu đầu vào tại DIN trên
tăng cạnh SCLK. Dữ liệu đầu ra tại dout được
cập nhật trên các cạnh thuộc của SCLK. Lưỡng cực khác biệt đúng
kết quả và kết quả cảm biến nhiệt độ
có sẵn trong định dạng bổ sung hai, trong khi tất cả những người khác
là trong hệ nhị phân.
Nối tiếp truyền thông luôn luôn bắt đầu với một 8-bit đầu vào
byte dữ liệu (MSB đầu tiên) nạp từ DIN. Sử dụng một thứ hai
byte, ngay sau byte thiết lập, để viết thư cho
chế độ đơn cực hoặc đăng ký chế độ lưỡng cực (xem
bảng 1, 3, 4, và 5). Một chuyển tiếp cao đến thấp trên CS khởi
sự hoạt động đầu vào dữ liệu. Các byte dữ liệu đầu vào và
các byte dữ liệu tiếp theo được tốc độ từ DIN vào
giao diện nối tiếp trên các cạnh tăng của SCLK.
Bàn 1-7 chi tiết mô tả đăng ký. Bit 5 và 4,
CKSEL1 và CKSEL0, tương ứng, kiểm soát đồng hồ
chế độ trong sổ đăng ký thiết lập (xem Bảng 3). Chọn
giữa bốn chế độ đồng hồ khác nhau cho nhiều cách khác nhau để
bắt đầu một chuyển đổi và xác định xem liệu các vụ mua lại
được bên trong hoặc ngoài hẹn giờ. Chọn đồng hồ
chế độ 00 để cấu hình CNVST / AIN_ để hoạt động như một chuyển đổi
bắt đầu và sử dụng nó để yêu cầu, nội bộ lập trình
chuyển đổi tính thời gian mà không cần buộc lên xe buýt nối tiếp.
Trong chế độ đồng hồ 01, sử dụng CNVST để yêu cầu chuyển đổi
một kênh tại một thời gian, kiểm soát tốc độ lấy mẫu
mà không buộc lên xe buýt nối tiếp. Yêu cầu và bắt đầu nội bộ
hẹn giờ chuyển đổi thông qua giao diện nối tiếp bằng
văn bản cho đăng ký chuyển đổi trong đồng hồ mặc định
chế độ 10. Sử dụng chế độ đồng hồ 11 với SCLK lên đến 4.8MHz
để mua lại bên ngoài tính thời gian để đạt được lấy mẫu
mức giá lên đến 300ksps. Đồng hồ chế độ 11 vô hiệu hóa chức năng quét
và trung bình. Xem Hình 4-7 cho thời gian chi tiết kỹ thuật
và làm thế nào để bắt đầu chuyển đổi.
Các thiết bị này là một tính năng hoạt động thấp, cuối cùng của chuyển đổi
đầu ra. EOC đi thấp khi ADC hoàn thành lastrequested
hoạt động và đang chờ đợi đầu vào tiếp theo
byte dữ liệu (đối với chế độ đồng hồ 00 và 10). Trong chế độ đồng hồ
01, EOC đi thấp sau khi ADC hoàn thành mỗi
hoạt động yêu cầu. EOC đi cao khi CS hoặc CNVST
đi thấp. EOC luôn luôn cao trong chế độ đồng hồ 11.
đang được dịch, vui lòng đợi..
