Mô phỏng verilog mã được thực hiện trong Xilinx ISE(Tích hợp phần mềm môi trường) phiên bản 14.2, đó là mộtcông cụ phần mềm được sản xuất bởi Xilinx. Trình mô phỏngquan sát các biến đổi và dịch các tín hiệu nhưhọ tuyên truyền thông qua FPGA từ các đầu vào chân vàcung cấp phản ứng mà cuối cùng đã đạt được một sản lượng pin. Nóthực hiện các loại mô phỏng, sau: xác minh hợp lý, để đảm bảo các mô-đun tạo ra chỉkết quả mong đợiBehavioral xác minh, xác minh vấn đề hợp lý và thời gianMô phỏng hậu địa điểm và lộ trình , để xác minh các hành visau khi vị trí của các mô-đun trong các reconfigurablelogic của FPGA [4]. Kết quả mô phỏng cho cácbộ điều khiển Thang máy được thể hiện trong hình 3 dưới đây, tín hiệu điều khiển là 1010 và hệ thống làm việc như một 9bộ điều khiển Thang máy tầng. Các điều kiện khác nhau sau đó chobộ điều khiển Thang máy đã được kiểm tra. Khi nút F_7 làép bởi người dùng, chiếc xe di chuyển đến tầng 7 và cáctrạng thái hiện tại sẽ là F7_MOVING. Bang của cánh cửa ởngay lập tức bất kỳ được chỉ định bởi các biến trạng thái 'mở'; cửavẫn còn đóng cửa trong khi nhà nước chuyển động. Khi AF_ 7 đicao, nó chỉ ra rằng Thang máy đã đạt đến thứ bảysàn nhà và cửa sẽ mở
đang được dịch, vui lòng đợi..