thiết bị đầu cuối được gọi là cống, nguồn và cổng. Đường cong đặc trưng của họ có thể được vẽ với một lồng nhau phân tích quét DC. Chúng ta hãy xem xét các mạch của hình. 5,25, VDD là Source 1 và VGG là nguồn 2 trong sweep DC. Từ menu chính chọn Simulate-> Analyses-> DC Sweep chúng ta có được cửa sổ hộp thoại của hình. 5.26. Chúng tôi nhập các dữ liệu như hình có các nguồn vốn.
Bây giờ chúng ta chọn tab Output để có được các cửa sổ của hình. 5.27. Các biến đầu ra chúng tôi muốn âm mưu là cống ID hiện tại mà không có sẵn trong các biến đầu ra âm mưu. Thay vào đó, nó có sẵn hiện nay thông qua VDD như l (VDD) .Công mong muốn hiện nay được cho bởi ID = -l (VDD) .Thus, chúng tôi có âm mưu hiện nay. Để làm điều này chúng ta click vào nút Add Biểu hiện để có được các cửa sổ của hình. 5.28. Ở đó chúng ta có thể hình thành các biến đầu ra mong muốn trong không gian biểu. Chúng tôi viết (ở đây -l (VDD), bấm nút OK và sau đó khi chúng tôi trở lại cửa sổ trước đó chúng ta click vào nút Simulate để có được những đường cong hình. 5.29. Đây là những đường cong đặc trưng cho một JFET. Lưu ý rằng độ dốc của đường cong là ít hơn so với thu được cho các BJT trong hình. 5.16.
đang được dịch, vui lòng đợi..