Trong hệ thống phân cấp bộ nhớ như một toàn thể, chúng tôi thấy rằng có sự cân bằng giữa tốc độ, năng lực, và cost.These thương mại-off cũng tồn tại khi chúng ta xem xét việc tổ chức các tế bào bộ nhớ và logic chức năng trên một chip. Đối với bộ nhớ bán dẫn, một trong những vấn đề thiết kế chính là số bit dữ liệu có thể được đọc / ghi tại một thời điểm. Ở một thái cực là một tổ chức mà trong đó sự sắp xếp vật lý của các tế bào trong mảng là giống như sự sắp xếp hợp lý (như cảm nhận của các bộ vi xử lý) của các từ trong bộ nhớ. Các mảng được tổ chức thành Wwords bit B mỗi. Ví dụ, một con chip 16-Mbit có thể được tổ chức như 1M 16-bit words.At cực khác là cái gọi là tổ chức 1-bit-per-chip, trong đó dữ liệu được đọc / ghi 1 bit tại một time.We sẽ minh họa tổ chức chip bộ nhớ với một DRAM; tổ chức ROM là tương tự, mặc dù đơn giản.
đang được dịch, vui lòng đợi..
